David Atienza

Profesor Asociado y Director
Embedded Systems Laboratory (ESL) at EPFL

David Atienza es profesor asociado de EE y director de la Embedded Systems Laboratory (ESL) de la EPFL, Suiza. Recibió su maestría y doctorado en ciencias de la computación y la ingeniería de la UCM, España, y el grupo de los PIEM, Bélgica, en 2001 y 2005, respectivamente.
Los intereses de investigación se centran en las metodologías a nivel de sistema de diseño para múltiples procesadores de alto rendimiento de sistemas en chip (MPSoC) y sistemas de baja potencia integrados, incluyendo nuevo diseño térmico-consciente para 2D y 3D MPSoCs, métodos de diseño y arquitecturas para la telefonía celular, redes de sensores corporales, gestión de memoria dinámica y optimizaciones de jerarquía interconexión.
En estos campos, es co-autor de más de 200 publicaciones en revistas de prestigio y conferencias internacionales, varios capítulos de libros y siete patentes en Estados Unidos. Recibió el Premio de Carrera Temprana IEEE CEDA en 2013, el Premio Nueva Facultad ACM SIGDA Sobresaliente en 2012 y el Premio de la Facultad de Sun Laboratorios de Oracle en 2011. Es profesor distinguido (2014-2015) de la IEEE CASS. También ha ganado dos premios a la mejor presentación en el certamen VLSI-SoC 2009 y CST-HPCS 2012 y cinco mejores nominaciones a los premios de papel en el DAC 2013, DATE 2013, WEHA-HPCS 2010, ICCAD en 2006 y DAC 2004. Se desempeña o ha desempeñado como editor asociado de IEEE en Informática (TC), IEEE Diseño y prueba de Computadoras (D & T), IEEE Trans. en CAD
Integración (T-CAD), y Elsevier. Es Presidente del Programa Técnico de FECHA 2015. También es miembro electo del Comité Ejecutivo de la IEEE CEDA desde 2008, y fue miembro del ORO de la Junta de Gobernadores de IEEE CASS desde 2010 a 2012. Es miembro senior del IEEE y ACM.